Nejlepší by byla cache o velokosti 4 až 8GB v procesoru a nebylo by třeba DDR ramek. Ale to sem předběhl pár let dopředu.
+1
+1
-1
Je komentář přínosný?
Groover One https://diit.cz/profil/groover99
23. 9. 2009 - 16:30https://diit.cz/clanek/idf-2009-intel-ma-vzorek-22nm-procesem-vyrabene-sram/diskuseNejlepší by byla cache o velokosti 4 až 8GB v procesoru a nebylo by třeba DDR ramek. Ale to sem předběhl pár let dopředu.https://diit.cz/clanek/idf-2009-intel-ma-vzorek-22nm-procesem-vyrabene-sram/diskuse#comment-512293
+
Mám za to, že u cache je zvykem uvádět velikost v KiB, resp. MiB.
Ta kapacita by měla být spíš 43,4 MB.
+1
+1
-1
Je komentář přínosný?
Tomáš Šturm https://diit.cz/profil/fiktik
23. 9. 2009 - 16:41https://diit.cz/clanek/idf-2009-intel-ma-vzorek-22nm-procesem-vyrabene-sram/diskuseMám za to, že u cache je zvykem uvádět velikost v KiB, resp. MiB.
Ta kapacita by měla být spíš 43,4 MB.https://diit.cz/clanek/idf-2009-intel-ma-vzorek-22nm-procesem-vyrabene-sram/diskuse#comment-512304
+
fiktik: uvedena velkost je pocet celkovych bitov, od toho odpocitaj ECC a adresovaciu tabulku pre cache a vyjde ti skutocne pouzitelna velkost.
+1
+1
-1
Je komentář přínosný?
jojo2 (neověřeno) https://diit.cz
23. 9. 2009 - 19:56https://diit.cz/clanek/idf-2009-intel-ma-vzorek-22nm-procesem-vyrabene-sram/diskusefiktik: uvedena velkost je pocet celkovych bitov, od toho odpocitaj ECC a adresovaciu tabulku pre cache a vyjde ti skutocne pouzitelna velkost.https://diit.cz/clanek/idf-2009-intel-ma-vzorek-22nm-procesem-vyrabene-sram/diskuse#comment-512342
+
Az na to ze SRAM neni CACHE a i kdyz CACHE obsahuje SRAM protoze ma nejakou kapacitu, tak nekolikrat vice tranzistoru je potreba pro adresovaci obvody - kvuli asociativnimu charakteru cache.. klidne muze byt ze tolik tranzistoru udela jen nekolik jednotek MB cache..
+1
+1
-1
Je komentář přínosný?
rda (neověřeno) https://diit.cz
24. 9. 2009 - 08:15https://diit.cz/clanek/idf-2009-intel-ma-vzorek-22nm-procesem-vyrabene-sram/diskuseAz na to ze SRAM neni CACHE a i kdyz CACHE obsahuje SRAM protoze ma nejakou kapacitu, tak nekolikrat vice tranzistoru je potreba pro adresovaci obvody - kvuli asociativnimu charakteru cache.. klidne muze byt ze tolik tranzistoru udela jen nekolik jednotek MB cache..https://diit.cz/clanek/idf-2009-intel-ma-vzorek-22nm-procesem-vyrabene-sram/diskuse#comment-512397
+
Nejlepší by byla cache o velokosti 4 až 8GB v procesoru a nebylo by třeba DDR ramek. Ale to sem předběhl pár let dopředu.
Mám za to, že u cache je zvykem uvádět velikost v KiB, resp. MiB.
Ta kapacita by měla být spíš 43,4 MB.
fiktik: uvedena velkost je pocet celkovych bitov, od toho odpocitaj ECC a adresovaciu tabulku pre cache a vyjde ti skutocne pouzitelna velkost.
Az na to ze SRAM neni CACHE a i kdyz CACHE obsahuje SRAM protoze ma nejakou kapacitu, tak nekolikrat vice tranzistoru je potreba pro adresovaci obvody - kvuli asociativnimu charakteru cache.. klidne muze byt ze tolik tranzistoru udela jen nekolik jednotek MB cache..
Pro psaní komentářů se, prosím, přihlaste nebo registrujte.