Tak není přece všem dnům konec a třeba to ještě jednou nebo dvakrát odloží :-)
+1
+3
-1
Je komentář přínosný?
Tak není přece všem dnům
MatRio https://diit.cz/profil/matrio
11. 7. 2022 - 00:36https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuseTak není přece všem dnům konec a třeba to ještě jednou nebo dvakrát odloží :-)https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuse#comment-1378415
+
"Xeony Sapphire Rapids jsou tvořeny až čtyřmi dlaždicemi" - líbí se mi ta jistota. Prý "jsou". Nejsou. Pokud víme, Intelu se tohle zatím vůbec nedaří a nikdo neví, jestli vůbec někdy budou.
+1
+2
-1
Je komentář přínosný?
"Xeony Sapphire Rapids jsou
Pety https://diit.cz/profil/petyy
11. 7. 2022 - 06:36https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuse"Xeony Sapphire Rapids jsou tvořeny až čtyřmi dlaždicemi" - líbí se mi ta jistota. Prý "jsou". Nejsou. Pokud víme, Intelu se tohle zatím vůbec nedaří a nikdo neví, jestli vůbec někdy budou.https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuse#comment-1378418
+
Nepřijde mi moc pravděpodobné, že by vydali model s více než čtyřmi dlaždicemi.
Takže „jsou tvořeny až čtyřmi dlaždicemi“ nejspíš platí.
+1
0
-1
Je komentář přínosný?
Nepřijde mi moc pravděpodobné
IT Joker https://diit.cz/profil/it-joker
11. 7. 2022 - 19:53https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuseNepřijde mi moc pravděpodobné, že by vydali model s více než čtyřmi dlaždicemi.
Takže „jsou tvořeny až čtyřmi dlaždicemi“ nejspíš platí.https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuse#comment-1378458
+
Čtyři paměťové kontrolery v jednom procesoru.
Předpokládám osmi kanálové paměti. Když jeden kontroler bude dvoukanálový.
Bílé linky znázorňují smíšenou topologii.
+1
-1
-1
Je komentář přínosný?
Čtyři paměťové kontrolery v
samuel-007 (neověřeno) https://diit.cz
11. 7. 2022 - 07:19https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuseČtyři paměťové kontrolery v jednom procesoru.
Předpokládám osmi kanálové paměti. Když jeden kontroler bude dvoukanálový.
Bílé linky znázorňují smíšenou topologii.https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuse#comment-1378421
+
11. 7. 2022 - 07:41https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuseNavyše, ak Zen4 má 12-kanálový radič...
ale Intel radšej "kradne ľudí" z TSMC
https://www.digitimes.com/news/a20220707VL205/intel-tsmc.htmlhttps://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuse#comment-1378424
+
jen samá velká jádra a žádné Atomy ? Jáj škoda, žiadna zmena paridígmy , tak to je k ničomu rovnako ako ZEN4 ... .-))
+1
+3
-1
Je komentář přínosný?
jen samá velká jádra a žádné
del42sa https://diit.cz/profil/del42sa
11. 7. 2022 - 07:32https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskusejen samá velká jádra a žádné Atomy ? Jáj škoda, žiadna zmena paridígmy , tak to je k ničomu rovnako ako ZEN4 ... .-))https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuse#comment-1378422
+
Je na tom hezky vidět, že způsob propojení jader je daleko větším problémem než napchat více jader na jeden "čiplet".
Tady to Intel vyřešil tím, že sice zůstala zachována 10ti bodová struktura, ale každý bod obsluhuje 2 jádra.
Podle leaků to vypadá, že ve chvíli, kdy AMD zdvojí počet jader na čiplet, bude postupovat úplně stejně: Dvě jádra budou vždy sdílet jednu L2 cache, takže struktura propojení zůstane stejná (8mi bodová).
11. 7. 2022 - 08:39https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuseJe na tom hezky vidět, že způsob propojení jader je daleko větším problémem než napchat více jader na jeden "čiplet".
Tady to Intel vyřešil tím, že sice zůstala zachována 10ti bodová struktura, ale každý bod obsluhuje 2 jádra.
Podle leaků to vypadá, že ve chvíli, kdy AMD zdvojí počet jader na čiplet, bude postupovat úplně stejně: Dvě jádra budou vždy sdílet jednu L2 cache, takže struktura propojení zůstane stejná (8mi bodová).
https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuse#comment-1378426
+
Já tam vidím 24 bodů (fialové barvy). Když nepočítám EMIB.
A to je na 15 jader. Když si představíš ty 4 dlaždice vedle sebe tak to je 96 bodů v jedné mesh.
Navíc tam budou přechody EMIB.
+1
0
-1
Je komentář přínosný?
Já tam vidím 24 bodů (fialové
samuel-007 (neověřeno) https://diit.cz
11. 7. 2022 - 11:21https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuseJá tam vidím 24 bodů (fialové barvy). Když nepočítám EMIB.
A to je na 15 jader. Když si představíš ty 4 dlaždice vedle sebe tak to je 96 bodů v jedné mesh.
Navíc tam budou přechody EMIB.https://diit.cz/clanek/intel-prida-xeonum-sapphire-rapids-ctyri-jadra-navic/diskuse#comment-1378436
+
Tak není přece všem dnům konec a třeba to ještě jednou nebo dvakrát odloží :-)
A každé odložení budou slíbena +4 jádra.
"Xeony Sapphire Rapids jsou tvořeny až čtyřmi dlaždicemi" - líbí se mi ta jistota. Prý "jsou". Nejsou. Pokud víme, Intelu se tohle zatím vůbec nedaří a nikdo neví, jestli vůbec někdy budou.
Nepřijde mi moc pravděpodobné, že by vydali model s více než čtyřmi dlaždicemi.
Takže „jsou tvořeny až čtyřmi dlaždicemi“ nejspíš platí.
viac jadier, viac adidas
Čtyři paměťové kontrolery v jednom procesoru.
Předpokládám osmi kanálové paměti. Když jeden kontroler bude dvoukanálový.
Bílé linky znázorňují smíšenou topologii.
Navyše, ak Zen4 má 12-kanálový radič...
ale Intel radšej "kradne ľudí" z TSMC
https://www.digitimes.com/news/a20220707VL205/intel-tsmc.html
jen samá velká jádra a žádné Atomy ? Jáj škoda, žiadna zmena paridígmy , tak to je k ničomu rovnako ako ZEN4 ... .-))
Je na tom hezky vidět, že způsob propojení jader je daleko větším problémem než napchat více jader na jeden "čiplet".
Tady to Intel vyřešil tím, že sice zůstala zachována 10ti bodová struktura, ale každý bod obsluhuje 2 jádra.
Podle leaků to vypadá, že ve chvíli, kdy AMD zdvojí počet jader na čiplet, bude postupovat úplně stejně: Dvě jádra budou vždy sdílet jednu L2 cache, takže struktura propojení zůstane stejná (8mi bodová).
Já tam vidím 24 bodů (fialové barvy). Když nepočítám EMIB.
A to je na 15 jader. Když si představíš ty 4 dlaždice vedle sebe tak to je 96 bodů v jedné mesh.
Navíc tam budou přechody EMIB.
Pro psaní komentářů se, prosím, přihlaste nebo registrujte.