Pakliže Schur zná konkrétní rozměry CPU a I/O čipletů, tak to znamená, že už muselo dojít na tape-out, který nám AMD zatajila. Tyhle detailní leaky se většinou valí ven, když už je k dispozici reálný vzorek. Nakonec to opravdu dopadne tak, že ZEN4 půjde jako první do serverů, což asi nevadí, protože ještě letos se v desktopech objeví ZEN3+. Jestli přinese i nový I/O čiplet a tím pádem i nové AM5 desky, tak to bude dobrý tah. Obzvlášť jestli to stihnout dostat na trh před AlderLakem.
P.S.: Pěkná tabulka
+1
0
-1
Je komentář přínosný?
Pakliže Schur zná konkrétní
Jon Snih https://diit.cz/profil/kornflejk
2. 3. 2021 - 08:59https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskusePakliže Schur zná konkrétní rozměry CPU a I/O čipletů, tak to znamená, že už muselo dojít na tape-out, který nám AMD zatajila. Tyhle detailní leaky se většinou valí ven, když už je k dispozici reálný vzorek. Nakonec to opravdu dopadne tak, že ZEN4 půjde jako první do serverů, což asi nevadí, protože ještě letos se v desktopech objeví ZEN3+. Jestli přinese i nový I/O čiplet a tím pádem i nové AM5 desky, tak to bude dobrý tah. Obzvlášť jestli to stihnout dostat na trh před AlderLakem.
P.S.: Pěkná tabulkahttps://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330460
+
Tapeout už asi prebehol od tapeout je cca. 420 dní do uvedenia produktu na trh v prípade desktopu a ešte viac v prípade servera. Navyše Morgan Stanley má od štvrtku minulého týždňa finálne priesvitky (slide) na dnešnú prezentáciu AMD o 18:30 CET a niektoré účastnícke redakcie/firmy si pripravujú otázky pomocou internej diskusie na základe predbežnej prezentácie, ktorú majú k dispozícii
SANTA CLARA, Calif., Feb. 22, 2021 (GLOBE NEWSWIRE) -- Today, AMD (NASDAQ: AMD) announced that Mark Papermaster, chief technology officer and executive vice president, Technology and Engineering, will present at the Morgan Stanley Technology, Media and Telecom Conference on Tuesday, March 2, 2021 at 12:30 PM EST/9:30 AM PST. https://ir.amd.com/news-events/press-releases/detail/989/amd-to-present-...
+1
0
-1
Je komentář přínosný?
Tapeout už asi prebehol od
Peter Fodrek https://diit.cz/profil/fotobanew
2. 3. 2021 - 09:55https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseTapeout už asi prebehol od tapeout je cca. 420 dní do uvedenia produktu na trh v prípade desktopu a ešte viac v prípade servera. Navyše Morgan Stanley má od štvrtku minulého týždňa finálne priesvitky (slide) na dnešnú prezentáciu AMD o 18:30 CET a niektoré účastnícke redakcie/firmy si pripravujú otázky pomocou internej diskusie na základe predbežnej prezentácie, ktorú majú k dispozícii
Today is March 2, 2021 so that means that 420 days from today would be April 26, 2022.
https://www.convertunits.com/dates/daysfromnow/420
SANTA CLARA, Calif., Feb. 22, 2021 (GLOBE NEWSWIRE) -- Today, AMD (NASDAQ: AMD) announced that Mark Papermaster, chief technology officer and executive vice president, Technology and Engineering, will present at the Morgan Stanley Technology, Media and Telecom Conference on Tuesday, March 2, 2021 at 12:30 PM EST/9:30 AM PST.
https://ir.amd.com/news-events/press-releases/detail/989/amd-to-present-at-morgan-stanley-technology-media-andhttps://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330464
+
Sledoval jsem tu telekonferenci s Markem Papermasterem a přišlo mi to spíš jen jako obecné PR povídání. V podstatě jsme se dozvěděli že neustále tlačí na pilu, aby byli na čele vývoje, grafiky možná budou, Zen 4 je už v pokročilé fázi vývoje a Zen 5 je na začátku vývoje (koncepční návrh nebo tak nějak). Žádné slidy, grafy, výsledky, konkrétní detaily, nic... Docela zklamání.
+1
0
-1
Je komentář přínosný?
Sledoval jsem telekonferenci
Wladows https://diit.cz/profil/wladows
3. 3. 2021 - 14:57https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseSledoval jsem tu telekonferenci s Markem Papermasterem a přišlo mi to spíš jen jako obecné PR povídání. V podstatě jsme se dozvěděli že neustále tlačí na pilu, aby byli na čele vývoje, grafiky možná budou, Zen 4 je už v pokročilé fázi vývoje a Zen 5 je na začátku vývoje (koncepční návrh nebo tak nějak). Žádné slidy, grafy, výsledky, konkrétní detaily, nic... Docela zklamání.https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330640
+
AVX-512 by celkom vysvetlovalo tu velkost cipletov aj napriek 5nm.
+1
0
-1
Je komentář přínosný?
AVX-512 by celkom
spidsta https://diit.cz/profil/jan-tomko
2. 3. 2021 - 09:24https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseAVX-512 by celkom vysvetlovalo tu velkost cipletov aj napriek 5nm.https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330462
+
2. 3. 2021 - 10:02https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskusehlavne ak IPC nejde hore o min 60%https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330465
+
12-kanalovy radic DDR5 je docela masakr, to je cca dvojnasobna pametova propustnost
+1
+2
-1
Je komentář přínosný?
12-kanalovy radic DDR5 je
super master https://diit.cz/profil/walkeer
2. 3. 2021 - 09:31https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse12-kanalovy radic DDR5 je docela masakr, to je cca dvojnasobna pametova propustnosthttps://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330463
+
>ale co je konkrétně AVX3-512, nemám příliš tušení
nebude to "3DNOW! Next Generation", teda opäť po rokoch, masívne rozšírenie inštrukčnej sady x86 od aMD
+1
0
-1
Je komentář přínosný?
>ale co je konkrétně AVX3-512
Peter Fodrek https://diit.cz/profil/fotobanew
2. 3. 2021 - 10:11https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse>ale co je konkrétně AVX3-512, nemám příliš tušení
nebude to "3DNOW! Next Generation", teda opäť po rokoch, masívne rozšírenie inštrukčnej sady x86 od aMDhttps://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330466
+
AVX3-512...žeby konečne zjednotenie, či plná podpora toho gulášu čo tu Intel s AVX-512 narobil?
+1
+3
-1
Je komentář přínosný?
AVX3-512...žeby konečne
zero8324 https://diit.cz/profil/zero8324
2. 3. 2021 - 11:39https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseAVX3-512...žeby konečne zjednotenie, či plná podpora toho gulášu čo tu Intel s AVX-512 narobil?https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330472
+
Presne si vystihol moje želanie. Dúfam, že AMD to uvedie hneď na prvý pokus ako kompletné riešenie vrátane úplnej inštrukčnej sady.
+1
+1
-1
Je komentář přínosný?
Presne si vystihol moje
kypec https://diit.cz/profil/kypec
2. 3. 2021 - 12:44https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskusePresne si vystihol moje želanie. Dúfam, že AMD to uvedie hneď na prvý pokus ako kompletné riešenie vrátane úplnej inštrukčnej sady.https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330485
+
2. 3. 2021 - 12:44https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseTo mě také napadlo. A myslím, že to dává smysl.https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330487
+
12LP+ od GloFo IMHO ze hry není, protože přináší oproti 12LP :
20% increase in performance 40% reduction in power requirements (at the same clocks and complexity) as well as a 15% improvement in logic area scaling when compared to 12LP platform.
jedná se de facto o 10nm výrobní proces ...
GlobalFoundries expects its customers to tape out the first 12LP+ SoCs sometimes in the second half of 2020 and produce them in volume in 2021.
2. 3. 2021 - 10:27https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse"Centrální čiplet je o 84 mm² menší, má zhruba 332 mm²"
centrální IO die pro Genoa (ZEN4) má velikost 396,64 mm²
https://twitter.com/i/web/status/1366393857089409030
12LP+ od GloFo IMHO ze hry není, protože přináší oproti 12LP :
20% increase in performance 40% reduction in power requirements (at the same clocks and complexity) as well as a 15% improvement in logic area scaling when compared to 12LP platform.
jedná se de facto o 10nm výrobní proces ...
GlobalFoundries expects its customers to tape out the first 12LP+ SoCs sometimes in the second half of 2020 and produce them in volume in 2021.
https://www.anandtech.com/show/14905/globalfoundries-unveils-12lp-technology-massive-performance-power-improvementshttps://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330467
+
Ty výpočty jsou nějaké divné. Přijde mi, že míchá papírové rozměry a reálně měřené, které jsou vyšší, protože pouzdření něco přidá.
+1
0
-1
Je komentář přínosný?
Ty výpočty jsou nějaké divné.
no-X https://diit.cz/autor/no-x
2. 3. 2021 - 12:37https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseTy výpočty jsou nějaké divné. Přijde mi, že míchá papírové rozměry a reálně měřené, které jsou vyšší, protože pouzdření něco přidá.https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330483
+
Zkusil jsem to ještě jednou přeměřit a přepočítat trochu jiným postupem, který možná bude přesnější. 5nm čiplety mi vycházejí mírně menší (69 mm²) a centrální čiplet větší (368 mm²), ale k hodnotě blízké 400 mm² se nejsem schopný dostat nijak.
Je ale fakt, že na 368 mm² by se měli být schopni dostat i s 12nm+ procesem - odpovídá to navíc docela přesně. Upravím podle toho článek.
+1
+3
-1
Je komentář přínosný?
Zkusil jsem to ještě jednou
no-X https://diit.cz/autor/no-x
2. 3. 2021 - 15:56https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseZkusil jsem to ještě jednou přeměřit a přepočítat trochu jiným postupem, který možná bude přesnější. 5nm čiplety mi vycházejí mírně menší (69 mm²) a centrální čiplet větší (368 mm²), ale k hodnotě blízké 400 mm² se nejsem schopný dostat nijak.
Je ale fakt, že na 368 mm² by se měli být schopni dostat i s 12nm+ procesem - odpovídá to navíc docela přesně. Upravím podle toho článek.https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330517
+
tak dávalo by to smysl i kvůli tomu, že kapacity 7nm u TSMC jsou extrémně vytížené a vyrábět IO die dál u GloFo je pro AMD výhodné
+1
+1
-1
Je komentář přínosný?
tak dávalo by to smysl i
del42sa https://diit.cz/profil/del42sa
2. 3. 2021 - 20:37https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskusetak dávalo by to smysl i kvůli tomu, že kapacity 7nm u TSMC jsou extrémně vytížené a vyrábět IO die dál u GloFo je pro AMD výhodné https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330530
+
"Proslýchalo se nasazení 6nm procesu GlobalFoundries, ovšem recentně jej dosud žádný leaker nepotvrdil."
Co je 6nm proces od GF? Google k tomu mlčí, kde se to vzalo?
+1
0
-1
Je komentář přínosný?
"Proslýchalo se nasazení 6nm
Majklos https://diit.cz/profil/michal-perinka
2. 3. 2021 - 11:17https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse"Proslýchalo se nasazení 6nm procesu GlobalFoundries, ovšem recentně jej dosud žádný leaker nepotvrdil."
Co je 6nm proces od GF? Google k tomu mlčí, kde se to vzalo?https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330471
+
"Včera jsme si řekli, že Epyc Genoa přinese 96 jader / 128 vláken architektury Zen 4" ... to bude asi víc vláken, než 128. Cca 192? ;-)
+1
+5
-1
Je komentář přínosný?
"Včera jsme si řekli, že Epyc
Majklos https://diit.cz/profil/michal-perinka
2. 3. 2021 - 11:49https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse"Včera jsme si řekli, že Epyc Genoa přinese 96 jader / 128 vláken architektury Zen 4" ... to bude asi víc vláken, než 128. Cca 192? ;-)https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330474
+
To vypadá, že by se Ze4 mohl EPYC a RYZEN používat různé čiplety s procesorovýmá jádry. Pro EPYC 12c + AVX, pro Ryzen třeba jen 8c bez AVX ;)
+1
0
-1
Je komentář přínosný?
To vypadá, že by se Ze4 mohl
Martes https://diit.cz/profil/jakubl
2. 3. 2021 - 14:46https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseTo vypadá, že by se Ze4 mohl EPYC a RYZEN používat různé čiplety s procesorovýmá jádry. Pro EPYC 12c + AVX, pro Ryzen třeba jen 8c bez AVX ;)https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330508
+
Alebo to nechaju aj v Ryzenoch. Jednoduchsie na vyrobu a nakoniec, AI je velka tema a coskoro to bude vsade. A ciplety su 8c aj v EPYCe.
+1
+2
-1
Je komentář přínosný?
Alebo to nechaju aj v
roman-palko (neověřeno) https://diit.cz
2. 3. 2021 - 15:25https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseAlebo to nechaju aj v Ryzenoch. Jednoduchsie na vyrobu a nakoniec, AI je velka tema a coskoro to bude vsade. A ciplety su 8c aj v EPYCe.https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330513
+
No uvidíme. Je pravda, že když nemá AMD v současnosti problém na čipletu vypnout polovinu jader, klidně může v Ryzenech nekteré ty části jen vypnout a hotovo. Možná se jim to vyplatí víc než 2 různé návrhy.
A ano, I Epyc v současnoti používá 8c čiplety, dle článku ale bude se Zen 4 pouřívat 12c.
+1
0
-1
Je komentář přínosný?
No uvidíme. Je pravda, že
Martes https://diit.cz/profil/jakubl
3. 3. 2021 - 11:56https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseNo uvidíme. Je pravda, že když nemá AMD v současnosti problém na čipletu vypnout polovinu jader, klidně může v Ryzenech nekteré ty části jen vypnout a hotovo. Možná se jim to vyplatí víc než 2 různé návrhy.
A ano, I Epyc v současnoti používá 8c čiplety, dle článku ale bude se Zen 4 pouřívat 12c.https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330610
+
No ty už jsou teď, jelikož si můžete koupit desky s AM4 socketem, IPMI i ECC podporou. Nebo lze jít do BGA TR, myslím, že ASRock má takové veselé destíky:
2. 3. 2021 - 21:34https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseNo ty už jsou teď, jelikož si můžete koupit desky s AM4 socketem, IPMI i ECC podporou. Nebo lze jít do BGA TR, myslím, že ASRock má takové veselé destíky:
https://www.asrockrack.com/general/productdetail.asp?Model=EPYC3451D4I2-2T#Specifications
https://www.asrockrack.com/general/productdetail.asp?Model=EPYC3251D4I-2T#Specifications
Už refreshnuli i AM4 desky s B550 a X570 chipsety co koukám:
https://www.asrockrack.com/general/productdetail.asp?Model=X570D4U-2L2T#Specifications
https://www.asrockrack.com/general/productdetail.asp?Model=X570D4U#Specifications
https://www.asrockrack.com/general/productdetail.asp?Model=X570D4I-2T#Specifications
https://www.asrockrack.com/general/productdetail.asp?Model=B550D4M#Specifications
https://www.asrockrack.com/general/productdetail.asp?Model=B550D4-4L#Specifications
https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330531
+
Zmensenie mantisy z 24 na 8 bitov presnost znizuje, pretoze najmensia zmena, ktoru BFloat vie zachytit je 1/256 (0,00390625). Akakolvek zmena mensia nez tato je BFloatom zaokruhlena a strati sa. Co ostava, je rozsah, teda najvacsie a najmensie cislo, ktore sa da do BFloatu zapisat.
Dovod pre takyto format je, ze pri AI moc nezalezi na tom, aky presny vysledok je (je aj tak ziskany fuzzy logikou a z principu zatazeny chybou), realne zalezi na tom, aka silna synapsia je. Ta sa vyjadruje exponentom.
+1
+3
-1
Je komentář přínosný?
S tym BFloatom to mate spatne
ventYl https://diit.cz/profil/ventyl-ventyl
2. 3. 2021 - 21:59https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuseS tym BFloatom to mate spatne.
Zmensenie mantisy z 24 na 8 bitov presnost znizuje, pretoze najmensia zmena, ktoru BFloat vie zachytit je 1/256 (0,00390625). Akakolvek zmena mensia nez tato je BFloatom zaokruhlena a strati sa. Co ostava, je rozsah, teda najvacsie a najmensie cislo, ktore sa da do BFloatu zapisat.
Dovod pre takyto format je, ze pri AI moc nezalezi na tom, aky presny vysledok je (je aj tak ziskany fuzzy logikou a z principu zatazeny chybou), realne zalezi na tom, aka silna synapsia je. Ta sa vyjadruje exponentom.https://diit.cz/clanek/vice-k-epyc-genoa-temer-ctvercovy-socket-avx3-512-bfloat16-dalsi/diskuse#comment-1330532
+
Pakliže Schur zná konkrétní rozměry CPU a I/O čipletů, tak to znamená, že už muselo dojít na tape-out, který nám AMD zatajila. Tyhle detailní leaky se většinou valí ven, když už je k dispozici reálný vzorek. Nakonec to opravdu dopadne tak, že ZEN4 půjde jako první do serverů, což asi nevadí, protože ještě letos se v desktopech objeví ZEN3+. Jestli přinese i nový I/O čiplet a tím pádem i nové AM5 desky, tak to bude dobrý tah. Obzvlášť jestli to stihnout dostat na trh před AlderLakem.
P.S.: Pěkná tabulka
Tapeout už asi prebehol od tapeout je cca. 420 dní do uvedenia produktu na trh v prípade desktopu a ešte viac v prípade servera. Navyše Morgan Stanley má od štvrtku minulého týždňa finálne priesvitky (slide) na dnešnú prezentáciu AMD o 18:30 CET a niektoré účastnícke redakcie/firmy si pripravujú otázky pomocou internej diskusie na základe predbežnej prezentácie, ktorú majú k dispozícii
Today is March 2, 2021 so that means that 420 days from today would be April 26, 2022.
https://www.convertunits.com/dates/daysfromnow/420
SANTA CLARA, Calif., Feb. 22, 2021 (GLOBE NEWSWIRE) -- Today, AMD (NASDAQ: AMD) announced that Mark Papermaster, chief technology officer and executive vice president, Technology and Engineering, will present at the Morgan Stanley Technology, Media and Telecom Conference on Tuesday, March 2, 2021 at 12:30 PM EST/9:30 AM PST.
https://ir.amd.com/news-events/press-releases/detail/989/amd-to-present-...
Sledoval jsem tu telekonferenci s Markem Papermasterem a přišlo mi to spíš jen jako obecné PR povídání. V podstatě jsme se dozvěděli že neustále tlačí na pilu, aby byli na čele vývoje, grafiky možná budou, Zen 4 je už v pokročilé fázi vývoje a Zen 5 je na začátku vývoje (koncepční návrh nebo tak nějak). Žádné slidy, grafy, výsledky, konkrétní detaily, nic... Docela zklamání.
AVX-512 by celkom vysvetlovalo tu velkost cipletov aj napriek 5nm.
hlavne ak IPC nejde hore o min 60%
12-kanalovy radic DDR5 je docela masakr, to je cca dvojnasobna pametova propustnost
>ale co je konkrétně AVX3-512, nemám příliš tušení
nebude to "3DNOW! Next Generation", teda opäť po rokoch, masívne rozšírenie inštrukčnej sady x86 od aMD
AVX3-512...žeby konečne zjednotenie, či plná podpora toho gulášu čo tu Intel s AVX-512 narobil?
Presne si vystihol moje želanie. Dúfam, že AMD to uvedie hneď na prvý pokus ako kompletné riešenie vrátane úplnej inštrukčnej sady.
To mě také napadlo. A myslím, že to dává smysl.
"Centrální čiplet je o 84 mm² menší, má zhruba 332 mm²"
centrální IO die pro Genoa (ZEN4) má velikost 396,64 mm²
https://twitter.com/i/web/status/1366393857089409030
12LP+ od GloFo IMHO ze hry není, protože přináší oproti 12LP :
20% increase in performance 40% reduction in power requirements (at the same clocks and complexity) as well as a 15% improvement in logic area scaling when compared to 12LP platform.
jedná se de facto o 10nm výrobní proces ...
GlobalFoundries expects its customers to tape out the first 12LP+ SoCs sometimes in the second half of 2020 and produce them in volume in 2021.
https://www.anandtech.com/show/14905/globalfoundries-unveils-12lp-techno...
Ty výpočty jsou nějaké divné. Přijde mi, že míchá papírové rozměry a reálně měřené, které jsou vyšší, protože pouzdření něco přidá.
Zkusil jsem to ještě jednou přeměřit a přepočítat trochu jiným postupem, který možná bude přesnější. 5nm čiplety mi vycházejí mírně menší (69 mm²) a centrální čiplet větší (368 mm²), ale k hodnotě blízké 400 mm² se nejsem schopný dostat nijak.
Je ale fakt, že na 368 mm² by se měli být schopni dostat i s 12nm+ procesem - odpovídá to navíc docela přesně. Upravím podle toho článek.
tak dávalo by to smysl i kvůli tomu, že kapacity 7nm u TSMC jsou extrémně vytížené a vyrábět IO die dál u GloFo je pro AMD výhodné
"Proslýchalo se nasazení 6nm procesu GlobalFoundries, ovšem recentně jej dosud žádný leaker nepotvrdil."
Co je 6nm proces od GF? Google k tomu mlčí, kde se to vzalo?
"Včera jsme si řekli, že Epyc Genoa přinese 96 jader / 128 vláken architektury Zen 4" ... to bude asi víc vláken, než 128. Cca 192? ;-)
buď 192 alebo 384
To vypadá, že by se Ze4 mohl EPYC a RYZEN používat různé čiplety s procesorovýmá jádry. Pro EPYC 12c + AVX, pro Ryzen třeba jen 8c bez AVX ;)
Alebo to nechaju aj v Ryzenoch. Jednoduchsie na vyrobu a nakoniec, AI je velka tema a coskoro to bude vsade. A ciplety su 8c aj v EPYCe.
No uvidíme. Je pravda, že když nemá AMD v současnosti problém na čipletu vypnout polovinu jader, klidně může v Ryzenech nekteré ty části jen vypnout a hotovo. Možná se jim to vyplatí víc než 2 různé návrhy.
A ano, I Epyc v současnoti používá 8c čiplety, dle článku ale bude se Zen 4 pouřívat 12c.
Takže "malé" servery na AMD zase nebudou?
No ty už jsou teď, jelikož si můžete koupit desky s AM4 socketem, IPMI i ECC podporou. Nebo lze jít do BGA TR, myslím, že ASRock má takové veselé destíky:
https://www.asrockrack.com/general/productdetail.asp?Model=EPYC3451D4I2-...
https://www.asrockrack.com/general/productdetail.asp?Model=EPYC3251D4I-2...
Už refreshnuli i AM4 desky s B550 a X570 chipsety co koukám:
https://www.asrockrack.com/general/productdetail.asp?Model=X570D4U-2L2T#...
https://www.asrockrack.com/general/productdetail.asp?Model=X570D4U#Speci...
https://www.asrockrack.com/general/productdetail.asp?Model=X570D4I-2T#Sp...
https://www.asrockrack.com/general/productdetail.asp?Model=B550D4M#Speci...
https://www.asrockrack.com/general/productdetail.asp?Model=B550D4-4L#Spe...
Mě nejvíc zajímá to LA57
S tym BFloatom to mate spatne.
Zmensenie mantisy z 24 na 8 bitov presnost znizuje, pretoze najmensia zmena, ktoru BFloat vie zachytit je 1/256 (0,00390625). Akakolvek zmena mensia nez tato je BFloatom zaokruhlena a strati sa. Co ostava, je rozsah, teda najvacsie a najmensie cislo, ktore sa da do BFloatu zapisat.
Dovod pre takyto format je, ze pri AI moc nezalezi na tom, aky presny vysledok je (je aj tak ziskany fuzzy logikou a z principu zatazeny chybou), realne zalezi na tom, aka silna synapsia je. Ta sa vyjadruje exponentom.
Pro psaní komentářů se, prosím, přihlaste nebo registrujte.