Zase ale AMD nikdy nereklo, ze Zen2 bude dalsi revoluce, co si pamatuju, tak jen rikali, ze v Zen2 upravi Zen tak, aby zvysili IPC na uroven Intelu (Skylake+). Pokud to udelaji, tak za me OK.
+1
+3
-1
Je komentář přínosný?
Zase ale AMD nikdy nereklo,
RedMaX https://diit.cz/profil/redmarx
28. 11. 2018 - 05:31https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuseZase ale AMD nikdy nereklo, ze Zen2 bude dalsi revoluce, co si pamatuju, tak jen rikali, ze v Zen2 upravi Zen tak, aby zvysili IPC na uroven Intelu (Skylake+). Pokud to udelaji, tak za me OK.https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuse#comment-1209110
+
wono uz pomaly ani neni co zvysovat, tych par % IPC hore-dole
intel tazi najma z toho ze ma brutalne frekvencie (z vyroby 4,7-4,8 GHz a po novom aj 4,9-5,0 GHz) pre 1-2-vlakna, zatial co AMD konci z vyroby na 4,30-4,35 GHz pre 1-2-vlakna.
+1
+4
-1
Je komentář přínosný?
wono uz pomaly ani neni co
Pjetro de https://diit.cz/profil/pjetro-de
28. 11. 2018 - 07:52https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskusewono uz pomaly ani neni co zvysovat, tych par % IPC hore-dole
intel tazi najma z toho ze ma brutalne frekvencie (z vyroby 4,7-4,8 GHz a po novom aj 4,9-5,0 GHz) pre 1-2-vlakna, zatial co AMD konci z vyroby na 4,30-4,35 GHz pre 1-2-vlakna. https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuse#comment-1209128
+
— Launches World’s first 7nm High-performance GPU for Machine Learning and AI; Demonstrates World’s First High-performance 7nm x86 CPU Powered by “Zen 2” Processor Core and Breakthrough Chiplet Design —
SAN FRANCISCO
11/06/2018
Footnotes
1. Estimated increase in instructions per cycle (IPC) is based on AMD internal testing for “Zen 2” across microbenchmarks, measured at 4.53 IPC for DKERN +RSA compared to prior “Zen 1” generation CPU (measured at 3.5 IPC for DKERN + RSA) using combined floating point and integer benchmarks. https://www.amd.com/en/press-releases/2018-11-06-amd-takes-high-performa...
A to IPC rovné 4,53 nejde so štorcestným dekóderom (max 4 inštruckie za cyklus)
Zen µarch
General Info
Arch Type CPU
Designer AMD
Manufacturer GlobalFoundries
Introduction March 2, 2017
Takže to bude zmena v IPC a nie o pár percent ale v tom benchmarku
o 29%
a teoretické IPC (pri ideálnom využití oboch porovnávaných CPU) je to o 25%.
+1
0
-1
Je komentář přínosný?
— Launches World’s first 7nm
Peter Fodrek https://diit.cz/profil/fotobanew
28. 11. 2018 - 11:34https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuse— Launches World’s first 7nm High-performance GPU for Machine Learning and AI; Demonstrates World’s First High-performance 7nm x86 CPU Powered by “Zen 2” Processor Core and Breakthrough Chiplet Design —
SAN FRANCISCO
11/06/2018
Footnotes
1. Estimated increase in instructions per cycle (IPC) is based on AMD internal testing for “Zen 2” across microbenchmarks, measured at 4.53 IPC for DKERN +RSA compared to prior “Zen 1” generation CPU (measured at 3.5 IPC for DKERN + RSA) using combined floating point and integer benchmarks.
https://www.amd.com/en/press-releases/2018-11-06-amd-takes-high-performance-datacenter-computing-to-the-next-horizon
A to IPC rovné 4,53 nejde so štorcestným dekóderom (max 4 inštruckie za cyklus)
Zen µarch
General Info
Arch Type CPU
Designer AMD
Manufacturer GlobalFoundries
Introduction March 2, 2017
Decode 4-way
https://en.wikichip.org/wiki/amd/microarchitectures/zen
Takže to bude zmena v IPC a nie o pár percent ale v tom benchmarku
o 29%
a teoretické IPC (pri ideálnom využití oboch porovnávaných CPU) je to o 25%.https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuse#comment-1209212
+
1) Dekodovani neni jediny zpusob jak dostat do jadra instrukce.
2) ZEN1 dokazal dostat 6uOPS do jadra
3) ZEN2: "AMD stated that both the dispatch bandwidth and the retire bandwidth has been increased."
+1
0
-1
Je komentář přínosný?
Ah... stejny komentar asi pod
Mali https://diit.cz/profil/tomas-malecek1
29. 11. 2018 - 21:37https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuseAh... stejny komentar asi pod 3 diskuzi...
1) Dekodovani neni jediny zpusob jak dostat do jadra instrukce.
2) ZEN1 dokazal dostat 6uOPS do jadra
3) ZEN2: "AMD stated that both the dispatch bandwidth and the retire bandwidth has been increased."https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuse#comment-1210049
+
Intelu v poslední době IPC díky různým záplatám spíš klesá, takže jde AMD naproti :D
+1
+4
-1
Je komentář přínosný?
Intelu v poslední době IPC
pg https://diit.cz/profil/pg
28. 11. 2018 - 09:10https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuseIntelu v poslední době IPC díky různým záplatám spíš klesá, takže jde AMD naproti :Dhttps://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuse#comment-1209155
+
28. 11. 2018 - 10:21https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskusetrochu odbocim ale budoucnost je v tomhle :)
https://okayiran.github.io/docs/pdf/Routing-ISCA2018.pdfhttps://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuse#comment-1209173
+
28. 11. 2018 - 11:27https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuseAle veď to je Radeon Fury (kódové meno Fiji), Vega a Zen2+Navi/post Navi NG
https://diit.cz/clanek/amd-fiji-rozmery-jadra/diskuse794903/diskuseHardwareNovinkyGrafikyFijiGPUj
https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuse#comment-1209200
+
Já doufám, že je L3 součásti 7nm čipíku kvůli nižší latenci.
+1
-2
-1
Je komentář přínosný?
Já doufám, že je L3 součásti
tomo https://diit.cz/profil/tomas-marny1
28. 11. 2018 - 11:15https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuseJá doufám, že je L3 součásti 7nm čipíku kvůli nižší latenci.https://diit.cz/clanek/zen-2-zdvojnasobi-kapacitu-l3-cache/diskuse#comment-1209191
+
Zase ale AMD nikdy nereklo, ze Zen2 bude dalsi revoluce, co si pamatuju, tak jen rikali, ze v Zen2 upravi Zen tak, aby zvysili IPC na uroven Intelu (Skylake+). Pokud to udelaji, tak za me OK.
wono uz pomaly ani neni co zvysovat, tych par % IPC hore-dole
intel tazi najma z toho ze ma brutalne frekvencie (z vyroby 4,7-4,8 GHz a po novom aj 4,9-5,0 GHz) pre 1-2-vlakna, zatial co AMD konci z vyroby na 4,30-4,35 GHz pre 1-2-vlakna.
— Launches World’s first 7nm High-performance GPU for Machine Learning and AI; Demonstrates World’s First High-performance 7nm x86 CPU Powered by “Zen 2” Processor Core and Breakthrough Chiplet Design —
SAN FRANCISCO
11/06/2018
Footnotes
1. Estimated increase in instructions per cycle (IPC) is based on AMD internal testing for “Zen 2” across microbenchmarks, measured at 4.53 IPC for DKERN +RSA compared to prior “Zen 1” generation CPU (measured at 3.5 IPC for DKERN + RSA) using combined floating point and integer benchmarks.
https://www.amd.com/en/press-releases/2018-11-06-amd-takes-high-performa...
A to IPC rovné 4,53 nejde so štorcestným dekóderom (max 4 inštruckie za cyklus)
Zen µarch
General Info
Arch Type CPU
Designer AMD
Manufacturer GlobalFoundries
Introduction March 2, 2017
Decode 4-way
https://en.wikichip.org/wiki/amd/microarchitectures/zen
Takže to bude zmena v IPC a nie o pár percent ale v tom benchmarku
o 29%
a teoretické IPC (pri ideálnom využití oboch porovnávaných CPU) je to o 25%.
Ah... stejny komentar asi pod 3 diskuzi...
1) Dekodovani neni jediny zpusob jak dostat do jadra instrukce.
2) ZEN1 dokazal dostat 6uOPS do jadra
3) ZEN2: "AMD stated that both the dispatch bandwidth and the retire bandwidth has been increased."
Intelu v poslední době IPC díky různým záplatám spíš klesá, takže jde AMD naproti :D
trochu odbocim ale budoucnost je v tomhle :)
https://okayiran.github.io/docs/pdf/Routing-ISCA2018.pdf
Ale veď to je Radeon Fury (kódové meno Fiji), Vega a Zen2+Navi/post Navi NG
https://diit.cz/clanek/amd-fiji-rozmery-jadra/diskuse794903/diskuseHardw...
Já doufám, že je L3 součásti 7nm čipíku kvůli nižší latenci.
Pro psaní komentářů se, prosím, přihlaste nebo registrujte.