"Začátkem příštího roku bude uzavřen standard, který umožní s veškerou pamětí v systému pracovat, jako by šlo o jediný blok."
Byl by k tomuhle nějaký odkaz na podrobnosti? Zajímalo by mě, o co jde...
+1
0
-1
Je komentář přínosný?
"Začátkem příštího roku bude
Voty https://diit.cz/profil/voty
22. 3. 2019 - 11:52https://diit.cz/clanek/ciplety-do-socketu-dostanou-o-500-mm2-vic-kremiku/diskuse"Začátkem příštího roku bude uzavřen standard, který umožní s veškerou pamětí v systému pracovat, jako by šlo o jediný blok."
Byl by k tomuhle nějaký odkaz na podrobnosti? Zajímalo by mě, o co jde...https://diit.cz/clanek/ciplety-do-socketu-dostanou-o-500-mm2-vic-kremiku/diskuse#comment-1243031
+
Norrod bohužel nic konkrétnějšího neřekl, teprve to má být ohlášeno.
+1
0
-1
Je komentář přínosný?
Norrod bohužel nic
no-X https://diit.cz/autor/no-x
22. 3. 2019 - 11:57https://diit.cz/clanek/ciplety-do-socketu-dostanou-o-500-mm2-vic-kremiku/diskuseNorrod bohužel nic konkrétnějšího neřekl, teprve to má být ohlášeno.https://diit.cz/clanek/ciplety-do-socketu-dostanou-o-500-mm2-vic-kremiku/diskuse#comment-1243034
+
22. 3. 2019 - 13:05https://diit.cz/clanek/ciplety-do-socketu-dostanou-o-500-mm2-vic-kremiku/diskuseŠkoda. Dík. Uvidíme (snad) časem, co to má být.https://diit.cz/clanek/ciplety-do-socketu-dostanou-o-500-mm2-vic-kremiku/diskuse#comment-1243067
+
>najpravdepodobnejší je nejaký prepracovaný a univerzálny štandard HSA
"díky němuž bude pro software možné přistupovat k datům stejně, ať tato data leží v operační paměti, v paměti grafické karty nebo jiné paměti v systému. Autor softwaru nebude muset řešit „manuální“ přesuny dat z jedné paměti do druhé, kopírování dat z druhé paměti do třetí, ale díky jednotnému virtuálnímu adresnímu prostoru si procesor rovnou sáhne do paměti grafické karty nebo třeba opačně."
22. 3. 2019 - 14:34https://diit.cz/clanek/ciplety-do-socketu-dostanou-o-500-mm2-vic-kremiku/diskuse>najpravdepodobnejší je nejaký prepracovaný a univerzálny štandard HSA
"díky němuž bude pro software možné přistupovat k datům stejně, ať tato data leží v operační paměti, v paměti grafické karty nebo jiné paměti v systému. Autor softwaru nebude muset řešit „manuální“ přesuny dat z jedné paměti do druhé, kopírování dat z druhé paměti do třetí, ale díky jednotnému virtuálnímu adresnímu prostoru si procesor rovnou sáhne do paměti grafické karty nebo třeba opačně."
Presne toto robilo HSA
https://diit.cz/clanek/amd-kaveri-specifikace/graficke-jadro-a-hsa
a jeho druhá generácia fungujúca opačným smerom ako HSA známa ako HBCC
https://diit.cz/clanek/hbcc-vegy-muze-zvysit-vykon
A v HSA bol výkonnostný prínos veľký, akurát to musel SW podporovať
https://www.tomshardware.com/reviews/amd-a10-7800-kaveri-apu-efficiency,3899-5.htmlhttps://diit.cz/clanek/ciplety-do-socketu-dostanou-o-500-mm2-vic-kremiku/diskuse#comment-1243082
+
No bylo by uplne parada, kdyby AM5 byl vetsi socket, byl by tam jeden velkej IO chip, chiplety, grafika a moznost 2x 4GB HBM2, stolni pocitace by mely 2-3 chiplety bez grafiky, APU by meli 2 chiplety a grafiku a low end jen chiplet a grafiku, low low end jen IO, chiplet a grafiku, proste lepsi veci by meli i tu HBM2 cache, takze treba:
APU 5200G - IO, chiplet bez SMT, grafika
APU 5400G - IO, chiplet se SMT, grafika
APU 5600G - IO, chiplet se SMT, grafika, HBM2 chiplet
APU 5800G - IO, 2x chiplet se SMT, 2x grafika, 2x HBM2 chiplet
CPU 5200 - IO, chiplet bez SMT
CPU 5400 - IO, chiplet se SMT
CPU 5600 - IO, chiplet se SMT, 1x HBM2 chiplet
CPU 5700 - IO, 2x chiplet se SMT, 1x HBM2 chiplet
CPU 5800 - IO, 2x chiplet se SMT+AVX 512, 2x HBM2 chiplet
a zachovat X verze, nejak takto, notebooky by mely svoje variace, cena by sla nahoru, ale vykon jako delo taky, tohle by se mi moc libilo, jak by se to libilo Vam? :) nehlede na to, ze jsem mel moznost chvili pracovat s Intelem, kde ta cache je delana u Iris grafik a ta odezva systemu byla neskutecna, na to se nechyta zadnej jinej Intel ci AMD procesor ...
+1
0
-1
Je komentář přínosný?
No bylo by uplne parada,
mittar https://diit.cz/profil/mittar
24. 3. 2019 - 15:07https://diit.cz/clanek/ciplety-do-socketu-dostanou-o-500-mm2-vic-kremiku/diskuseNo bylo by uplne parada, kdyby AM5 byl vetsi socket, byl by tam jeden velkej IO chip, chiplety, grafika a moznost 2x 4GB HBM2, stolni pocitace by mely 2-3 chiplety bez grafiky, APU by meli 2 chiplety a grafiku a low end jen chiplet a grafiku, low low end jen IO, chiplet a grafiku, proste lepsi veci by meli i tu HBM2 cache, takze treba:
APU 5200G - IO, chiplet bez SMT, grafika
APU 5400G - IO, chiplet se SMT, grafika
APU 5600G - IO, chiplet se SMT, grafika, HBM2 chiplet
APU 5800G - IO, 2x chiplet se SMT, 2x grafika, 2x HBM2 chiplet
CPU 5200 - IO, chiplet bez SMT
CPU 5400 - IO, chiplet se SMT
CPU 5600 - IO, chiplet se SMT, 1x HBM2 chiplet
CPU 5700 - IO, 2x chiplet se SMT, 1x HBM2 chiplet
CPU 5800 - IO, 2x chiplet se SMT+AVX 512, 2x HBM2 chiplet
a zachovat X verze, nejak takto, notebooky by mely svoje variace, cena by sla nahoru, ale vykon jako delo taky, tohle by se mi moc libilo, jak by se to libilo Vam? :) nehlede na to, ze jsem mel moznost chvili pracovat s Intelem, kde ta cache je delana u Iris grafik a ta odezva systemu byla neskutecna, na to se nechyta zadnej jinej Intel ci AMD procesor ...https://diit.cz/clanek/ciplety-do-socketu-dostanou-o-500-mm2-vic-kremiku/diskuse#comment-1243337
+
"Začátkem příštího roku bude uzavřen standard, který umožní s veškerou pamětí v systému pracovat, jako by šlo o jediný blok."
Byl by k tomuhle nějaký odkaz na podrobnosti? Zajímalo by mě, o co jde...
Norrod bohužel nic konkrétnějšího neřekl, teprve to má být ohlášeno.
Škoda. Dík. Uvidíme (snad) časem, co to má být.
>najpravdepodobnejší je nejaký prepracovaný a univerzálny štandard HSA
"díky němuž bude pro software možné přistupovat k datům stejně, ať tato data leží v operační paměti, v paměti grafické karty nebo jiné paměti v systému. Autor softwaru nebude muset řešit „manuální“ přesuny dat z jedné paměti do druhé, kopírování dat z druhé paměti do třetí, ale díky jednotnému virtuálnímu adresnímu prostoru si procesor rovnou sáhne do paměti grafické karty nebo třeba opačně."
Presne toto robilo HSA
https://diit.cz/clanek/amd-kaveri-specifikace/graficke-jadro-a-hsa
a jeho druhá generácia fungujúca opačným smerom ako HSA známa ako HBCC
https://diit.cz/clanek/hbcc-vegy-muze-zvysit-vykon
A v HSA bol výkonnostný prínos veľký, akurát to musel SW podporovať
https://www.tomshardware.com/reviews/amd-a10-7800-kaveri-apu-efficiency,...
No bylo by uplne parada, kdyby AM5 byl vetsi socket, byl by tam jeden velkej IO chip, chiplety, grafika a moznost 2x 4GB HBM2, stolni pocitace by mely 2-3 chiplety bez grafiky, APU by meli 2 chiplety a grafiku a low end jen chiplet a grafiku, low low end jen IO, chiplet a grafiku, proste lepsi veci by meli i tu HBM2 cache, takze treba:
APU 5200G - IO, chiplet bez SMT, grafika
APU 5400G - IO, chiplet se SMT, grafika
APU 5600G - IO, chiplet se SMT, grafika, HBM2 chiplet
APU 5800G - IO, 2x chiplet se SMT, 2x grafika, 2x HBM2 chiplet
CPU 5200 - IO, chiplet bez SMT
CPU 5400 - IO, chiplet se SMT
CPU 5600 - IO, chiplet se SMT, 1x HBM2 chiplet
CPU 5700 - IO, 2x chiplet se SMT, 1x HBM2 chiplet
CPU 5800 - IO, 2x chiplet se SMT+AVX 512, 2x HBM2 chiplet
a zachovat X verze, nejak takto, notebooky by mely svoje variace, cena by sla nahoru, ale vykon jako delo taky, tohle by se mi moc libilo, jak by se to libilo Vam? :) nehlede na to, ze jsem mel moznost chvili pracovat s Intelem, kde ta cache je delana u Iris grafik a ta odezva systemu byla neskutecna, na to se nechyta zadnej jinej Intel ci AMD procesor ...
Pro psaní komentářů se, prosím, přihlaste nebo registrujte.