Velká cache (bLLC) pro Nova Lake se již týká jediného modelu
Procesory Nova Lake ponesou až dvě procesorové dlaždice, každou s až 8+16 jádry. Na podzim 2023 přinesl YouTube kanál MLID informaci, že Intel plánuje dlaždici osadit až 144MB cache a vytvořit jakousi reakci na V-cache, kterou AMD využívá např. na procesorech Ryzen X3D.
Intel původně plánoval tzv. bLLC (big Last-Level Cache) využít jen na high-endu, tedy top-modelu se dvěma aktivními dlaždicemi. Tím by sice vytvořil potenciálně zajímavý halo-produkt, nikoli však reakci na cenově dostupná X3D řešení od AMD. Pozdější zprávy naznačovaly, že Intel změnil rozhodnutí, bLLC osadí na modely osazené jednou dlaždicí, přičemž osud bLLC u modelů se dvěma dlaždicemi zůstával nejasný.
Nyní se od leakera Jayhihn dozvídáme, že se aktuálně chystá jediný model osazený 144MB bLLC a to jednodlaždicový. Intel tedy na jednu stranu po velmi dlouhých letech pochopil, že když uživatelé u konkurence nemusejí platit cenu top modelu dané řady, aby získali herní procesor, nebudou mít důvod za herní procesor platit cenu halo-produktu ani u Intelu. bLLC se tak dostala do cenově dostupnějšího jednodlaždicového segmentu. Na druhou stranu ještě letos na jaře měl Intel plánovat osazení bLLC na dva jednodlaždicové modely, 8+16 a 8+12. To se aktuálně jeví jako minulost, s bLLC už se počítá jen pro jeden (patrně 8+16).
| model | konfigurace (P+E+LP) | bLLC | TDP |
|---|---|---|---|
| Core Ultra 9 300K | 52 (16+32+4) | zrušeno | 150W |
| Core Ultra 7 300K | 42 (14+24+4) | zrušeno | 150W |
| Core Ultra 5 300K | 28 (8+16+4) | 125W | |
| Core Ultra 5 300K | 28 (8+16+4) | ![]() | 125W |
| Core Ultra 5 300K | 24 (8+12+4) | zrušeno | 125W |
| Core Ultra 5 300K | 24 (8+12+4) | ![]() | 125W |
| Core Ultra 5 300K | 18 (6+8+4) | ![]() | 125W |
| Core Ultra 3 300 | 16 (4+8+4) | ![]() | 65W |
| Core Ultra 3 300 | 12 (4+4+4) | ![]() | 65W |
Samotné procesory Nova Lake se chystají na druhé pololetí roku 2026. Dvoudlaždicové varianty však mají vyjít později než jednodlaždicové, zhruba o tři měsíce. Dorazí tedy buďto koncem roku 2026 nebo začátkem 2027. Datum vydání varianty s bLLC není známo. První zprávy (z podzimu 2023) hovořily o plánu na začátek roku 2027. Zda je to stále aktuální, není známo, zatím však nelze vyloučit možnost, že herní model s bLLC nebude rovněž nebude součástí první vydané várky modelů.
Závěrem můžeme konstatovat, že 144MB kapacitu nabídne jak Intel, tak AMD, neboť její Zen 6 nativně disponuje 48MB L3 cache, kterou V-Cache nadcházející generace (96MB) rozšíří na celkem 144 MB. Je celkem s podivem, proč oba výrobci navyšují kapacitu LLC touto měrou - podle dostupných dat totiž kapacita výrazněji nad 100MB nepřináší většině her další výkonnostní bonusy (hit-rate při 96 MB dosahuje 75-90 %), takže kombinace základní 48MB L3 s 64MB V-cache by nabízela plně dostačujících 112 MB při nižších výrobních nákladech. Je však možné, že AMD dimenzovala kapacitu s ohledem na serverové zátěže a využití na procesorech Epyc. Podle čeho se rozhodoval Intel, který v serverech používá zcela jiný křemík, zůstává otázkou.




















