Diit.cz - Novinky a informace o hardware, software a internetu

cache

Generace Intel Nova Lake více než zdvojnásobí počet jader na socket. Zároveň nasadí 2nm proces TSMC, který rozhodně nepatří k tomu nejlevnějšímu. Výsledkem má být citelné zdražení Core Ultra 9…
O přípravách alternativy k V-cache, kterou budou vybaveny procesory Nova Lake, se mluví přes dva roky. Plány Intelu se ale mění a oproti těm původním se změnil zejména segment, na který Intel cílí…
V návaznosti na bližší informace o APU Strix Halo si zaslouží pozornost ještě další podrobnosti k 32MB L4 / Infinity Cache, kterou bude čip vybaven…
Intel v rozhovoru označil V-cache / X3D od AMD za „kompromis„, „nevýhodu“ a „něco za něco“. Opomenul, že někdejší kompromisy jsou s generací Ryzen 9000 minulostí…
Před rokem a půl se začalo mluvit o „tajné zbrani“ Intelu, Adamantine Cache. Premiéru si měla odbýt na mobilním CPU Meteor Lake, kde by se 128-512MB kapacitou zajistila výkonnostní vítězství Intelu…
Avizovaná vylepšení L1 a L2 cache procesorové architektury Zen 5 nyní potvrdily uniklé výsledky testu AIDA64. Datová propustnost L2 cache u Zen 5 je na úrovni L1 cache u Zen 4…
Podle anonymního pracovníka Intelu půjde příprava vzdálenějších procesorů Intelu o něco pomaleji, než ve svých vyjádřeních nastiňoval CEO společnosti Pat Gelsinger…
 
Zen Computex 2016 03
AMD pustila do svých laboratoří redakci webu Gamers Nexus, která měla možnost vyslechnout některé příběhy z vývoje Zenu a shlédnout vzorky i nevydaných produktů…
Novou cache nadcházejících procesorů Intel jsme zatím zmiňovali jen okrajově. Podle dostupných informací má jít o 128-512MB cache na bázi SRAM, která krom Meteor Lake pomůže i generaci GPU Battlemage…
Začátkem ledna na CES ohlásila AMD APU Phoenix v podobě mobilních procesorů Ryzen 7040HS. Během přípravy článku o těchto produktech jsme narazili na jednu nesrovnalost, kterou nám nyní AMD potvrdila…
L0, L1, L2 cache architektury RDNA 3 nenarostly jen do kapacity. Významně stoupla i jejich propustnost. Na všech úrovních stoupla u Navi 31 o více než 60 % na takt (Radeon RX 7900 XTX)…
Jednou z avizovaných změn architektury RDNA 3 byly úpravy cache. Té má nová generace stále (základní) čtyři úrovně, ovšem významně se změnily jejich objemy a dále i propustnost…
První uniklý test paměťového subsystému Epycu Genoa (Zen 4) ukazuje obrovský posun v datové propustnosti cache. Propustnost L3 cache i RAM stoupla na ~3,3násobek, u L1 a L2 cache na dvojnásobek…
APU Strix Point patří k časově vzdálenějším, o to však zajímavějším produktům. Možná jako vůbec první produkt bude vybaveno cache čtvrté úrovně…
Překopání cache, o kterém byla řeč minulý týden, nepopisuje veškeré změny, které Zen 5 podstoupí. Kromě jiného dojde i k významnému navýšení kapacity L1 cache a zvětšení CCX na 16 jader…