Diit.cz - Novinky a informace o hardware, software a internetu

cache

Před rokem a půl se začalo mluvit o „tajné zbrani“ Intelu, Adamantine Cache. Premiéru si měla odbýt na mobilním CPU Meteor Lake, kde by se 128-512MB kapacitou zajistila výkonnostní vítězství Intelu…
Avizovaná vylepšení L1 a L2 cache procesorové architektury Zen 5 nyní potvrdily uniklé výsledky testu AIDA64. Datová propustnost L2 cache u Zen 5 je na úrovni L1 cache u Zen 4…
Podle anonymního pracovníka Intelu půjde příprava vzdálenějších procesorů Intelu o něco pomaleji, než ve svých vyjádřeních nastiňoval CEO společnosti Pat Gelsinger…
Zen Computex 2016 03
AMD pustila do svých laboratoří redakci webu Gamers Nexus, která měla možnost vyslechnout některé příběhy z vývoje Zenu a shlédnout vzorky i nevydaných produktů…
Novou cache nadcházejících procesorů Intel jsme zatím zmiňovali jen okrajově. Podle dostupných informací má jít o 128-512MB cache na bázi SRAM, která krom Meteor Lake pomůže i generaci GPU Battlemage…
Začátkem ledna na CES ohlásila AMD APU Phoenix v podobě mobilních procesorů Ryzen 7040HS. Během přípravy článku o těchto produktech jsme narazili na jednu nesrovnalost, kterou nám nyní AMD potvrdila…
L0, L1, L2 cache architektury RDNA 3 nenarostly jen do kapacity. Významně stoupla i jejich propustnost. Na všech úrovních stoupla u Navi 31 o více než 60 % na takt (Radeon RX 7900 XTX)…
 
Jednou z avizovaných změn architektury RDNA 3 byly úpravy cache. Té má nová generace stále (základní) čtyři úrovně, ovšem významně se změnily jejich objemy a dále i propustnost…
První uniklý test paměťového subsystému Epycu Genoa (Zen 4) ukazuje obrovský posun v datové propustnosti cache. Propustnost L3 cache i RAM stoupla na ~3,3násobek, u L1 a L2 cache na dvojnásobek…
APU Strix Point patří k časově vzdálenějším, o to však zajímavějším produktům. Možná jako vůbec první produkt bude vybaveno cache čtvrté úrovně…
Překopání cache, o kterém byla řeč minulý týden, nepopisuje veškeré změny, které Zen 5 podstoupí. Kromě jiného dojde i k významnému navýšení kapacity L1 cache a zvětšení CCX na 16 jader…
V posledních letech se čím dál častěji setkáváme se zkratkou SLC v kontextu cache. Protože ji časem budeme slýchat zcela běžně, nebude od věci se podívat, kde se SLC vzala a k čemu je nebo není dobrá…
AMD v posledních letech nepřestává udivovat nejen nápady, ale i jejich implementací a dodržováním harmonogramu jejich uskutečnění. V nejbližších letech nezůstane kámen na kameni u procesorových cache…
Zvěsti o zdvojnásobení kapacity L2 cache u architektury Zen 4 byly potvrzeny detekcí v testu GeekBench. Poprvé od ohlášení architektury Zen v roce 2016 dochází ke zvýšení kapacity L2…
O výrazném zvýšení kapacity cache u čipů generace Lovelace se již mluvilo. Dává to smysl: Stejná sběrnice, stejné paměti a >2× vyšší výkon? Někde bylo potřeba datovou propustnost nabrat…