Krátce: Intel opět představil Xeon Phi Knights Landing, zmínil i 10nm nástupce
…působí spíš jako déjà vu. Zveřejněné specifikace, které EETimes a TweakTown naservírovaly jako velkou novinku, jsou až na pár drobností známé už přes tři čtvrtě roku. Pro zajímavost jsem je zkusil porovnat s článkem z loňského června a skutečně, Intel slavnostně představil, co již představeno bylo. Máte-li dobou paměť, následující odstaveček můžete přeskočit.
Pokud ne, pak nabízíme stručnou rekapitulaci: Xeon Phi v generaci Knights Landing přinášejí velký křemíkový čip integrující více než 60 (=údaj od Intelu; neoficiálně se mluví o až 72) jader vycházejících z out-of-order architektury Atomu Silvermont. Ta byla rozšířena o funkcionalitu typickou pro serverové Xeony. Čip bude vyráběný 14nm procesem a krom kompatibility s DDR4 je možné na pouzdro umístit až 16 GB paměti typu HMC (hybrid memory cube), což je alternativa pro HBM, které známe z ohlášených grafických karet (HMC se liší klasickým provedením s pouzdrem a integrovaným řadičem). Díky vyššímu počtu jader a vyšším taktům bude Knights Landing dosahovat až kolem 3× vyššího výkonu v single-precision. Nové je i systémové propojení, pojmenované Omni-Path (v původní zprávě Omni Scale Fabric). Mělo by zvýšit přenosovou rychlost, škálovatelnost, denzitu (1,3×), ale také snížit energetické nároky.
Teď k tomu skutečně novému: Pomineme-li snímek (v úvodu), vězte, že na Knights Landing bude možné stavět jak systémy typické pro minulou generaci (klasický Xeon jako základ, na kterém běží systém, a Xeon Phi jako koprocesor), tak využívat Xeon Phi jako CPU bez potřeby samostatného procesoru. Všechna aktivní jádra budou dostupná operačnímu systému jako u běžných vícejádrových procesorů - ve správci úloh bude možné zobrazit 60+ grafů vytížení jednotlivých jader. Každé jádro Knights Landing integruje 36 PCIe 3.0 linek pro komunikaci s ostatními komponentami.
Referenční systém je navržený pro 1U blade, takže 2U server vybavený jejich čtveřicí nabízí 240+ x86 jader. Po generaci Knights Corner nastoupí Knights Hill. Ta již bude 10nm a systémové propojení Omni-Path bude mít integrované na úrovni jader.