Avizovaná vylepšení L1 a L2 cache procesorové architektury Zen 5 nyní potvrdily uniklé výsledky testu AIDA64. Datová propustnost L2 cache u Zen 5 je na úrovni L1 cache u Zen 4…
Intel v posledních letech dramaticky navyšuje kapacitu L2 cache svých procesorů a zjevně v tom nehodlá přestat. Příští generace architektury desktopových procesorů přinese 12násobek toho, co Skylake…
L0, L1, L2 cache architektury RDNA 3 nenarostly jen do kapacity. Významně stoupla i jejich propustnost. Na všech úrovních stoupla u Navi 31 o více než 60 % na takt (Radeon RX 7900 XTX)…
Jednou z avizovaných změn architektury RDNA 3 byly úpravy cache. Té má nová generace stále (základní) čtyři úrovně, ovšem významně se změnily jejich objemy a dále i propustnost…
Podle informací z továrny, která má na starost pouzdření 5nm APU Phoenix, je křemíkové jádro vybaveno rozhraním pro osazení V-cache. Zatím ale není potvrzeno, zda Phoenix s V-cache skutečně vznikne…
Překopání cache, o kterém byla řeč minulý týden, nepopisuje veškeré změny, které Zen 5 podstoupí. Kromě jiného dojde i k významnému navýšení kapacity L1 cache a zvětšení CCX na 16 jader…
AMD v posledních letech nepřestává udivovat nejen nápady, ale i jejich implementací a dodržováním harmonogramu jejich uskutečnění. V nejbližších letech nezůstane kámen na kameni u procesorových cache…
Zvěsti o zdvojnásobení kapacity L2 cache u architektury Zen 4 byly potvrzeny detekcí v testu GeekBench. Poprvé od ohlášení architektury Zen v roce 2016 dochází ke zvýšení kapacity L2…